К588ВИ1/МПСиС-1987-01: различия между версиями

Материал из Emuverse
Строка 1: Строка 1:


== Статья в МПСиС 1987 №1 ==
== Статья в МПСиС 1987 № 1 ==
{{ДИ|Автор=Кушарев В.Н., Свиридович В.С., Чернуха Б.И., Бобков В.А., Ключников В.П., Нижниковa H.В. |Источник=Микропроцессорные средства и системы. 1987, №1}}
{{ДИ|Автор=Кушарев В.Н., Свиридович В.С., Чернуха Б.И., Бобков В.А., Ключников В.П., Нижниковa H.В. |Источник=Микропроцессорные средства и системы. 1987, №1}}
<gallery>
<gallery>
Строка 10: Строка 10:
УДК 621 3 049
УДК 621 3 049


В. Н. Кушарев, В. С. Свиридович, Б Н Чернуха, В. А. Бобков, В П. Ключников, Н. В. Нижникова
В. Н. Кушарев, В. С. Свиридович, Б Н Чернуха, В. А. Бобков, В П. Ключников, Н. В. Нижникова


ТАЙМЕР К588ВИ1
'''ТАЙМЕР К588ВИ1'''


Двухканальчый таймер К588ВИ1 применяется в составе микропроцессорного комплекта совместно с селектором адреса (СА) К588ВТ1 и контроллером прерываний К588ВН1.
Двухканальчый таймер К588ВИ1 применяется в составе микропроцессорного комплекта совместно с селектором адреса (СА) К588ВТ1 и контроллером прерываний К588ВН1.
Строка 24: Строка 24:
РС0 используется в прикладных программах;
РС0 используется в прикладных программах;


PC1 определяет режим работы СТ1. При РС1=1 канал СТ1 работает в режиме ппограммируемого интервального таймера, а при РС1=0 — в режиме программируемого делителя частоты;
PC1 определяет режим работы СТ1. При РС1=1 канал СТ1 работает в режиме ппограммируемого интервального таймера, а при РС1=0 — в режиме программируемого делителя частоты;


РС2, РС3 определяют условия затуска СТ1 в режиме программируемого интервального таймера. При РС2=0 РС3=1 запуск СТ1 осуществляется под действием сигнала, поступающего на управляющий вход ~СО1. При РС2=РС3=0 запуск СТ1 происходит под действием сигнала, поступающего на тактирующий вход С1. При РС2=1. РСЗ=0 происходит блокировка СТ1;
РС2, РС3 определяют условия затуска СТ1 в режиме программируемого интервального таймера. При РС2=0 РС3=1 запуск СТ1 осуществляется под действием сигнала, поступающего на управляющий вход ~СО1. При РС2=РС3=0 запуск СТ1 происходит под действием сигнала, поступающего на тактирующий вход С1. При РС2=1. РСЗ=0 происходит блокировка СТ1;


РС4, РС5 определяют условия запуска СТ2. При РС4=0, РС5=1 запуск СТ2 осуществляется под действием сигнала, поступающего на управляющий вход ~СО2. При РС4=РС5=0 запуск СТ2 происходит под действием сигнала, поступающего на тактирующий вход С2. Состояние РС4=1, РС5=0 соответствует блокировке СТ2;
РС4, РС5 определяют условия запуска СТ2. При РС4=0, РС5=1 запуск СТ2 осуществляется под действием сигнала, поступающего на управляющий вход ~СО2. При РС4=РС5=0 запуск СТ2 происходит под действием сигнала, поступающего на тактирующий вход С2. Состояние РС4=1, РС5=0 соответствует блокировке СТ2;
Рис. 2. Условное графическое обозначение микросхемы К588ВИ1: а — по порядку расположения выводов, б — по функциональному назначению выводов
{| class=standard
|+ Назначение выводов таймера К588ВИ1
! Вывод !! Назначение, наименование
|-
| 1 || Тактирующий вход делителя частоты FIN
|-
| 2,3 || Требование прерывания СТ1 и СТ2 ~IRQ1, ~IRQ2
|-
| 4 || Сброс сигнала ~ISR1
|-
| 5 || Сброс сигнала ~ISR2
|-
| 6…13, 27, 28 || Входы (выходы) информационного канала D0…D9
|-
| 29…34 || Входы информационного капала D10…D15
|-
| 14 || Объединение счетчиков (инверсный выход 16 триггера СТ1) ~СО3
|-
| 15, 16 || Управляющие входы СИ и CТ2 ~CO1 и ~СО2
|-
| 17 || Тактирующий вход СТ1 ~С1
|-
| 18 || Тактирующий вход СТ2 ~С2
|-
| 19 || Запись ~RD
|-
| 20 || Чтение ~WR
|-
| 21 || Общий OV
|-
| 22 || Ответ AN
|-
| 23 || Выбор PC ~CS3
|-
| 24 || Выбор СТ1 ~CS2
|-
| 25 || Выбор СТ2 ~CS1
|-
| 26 || Начальная установка ~R
|-
| 35…41 || Выходы делителя FD1…FD7
|-
| 42 || Питание UCc
|}
PC6, PC7 — разряды маски прерывания СТ1, СТ2. При РСб = 0 блокируется выдача сигнала ~IRQ1 СТ1, а при РС7=0 — выдача сигнала ~IRQ2 СТ2;
РС8, РС9 — разряды фиксации прерывания СТ1 и СТ2. При переходе разрядов СТ1, СТ2 из «1» в «О» возникает условие появления сигналов ~IRQ1 и ~IRQ2, по которому в разряды РС8, РС9 записываются «1», независимо от содержания разрядов РС6, РС7.
Условное графическое обозначение микросхемы К588ВИ1 приведено на рис. 2, Назначение выводов — в таблице.
Наличие выхода ~СО3 позволяет объединять СТ1 и СТ2, для чего выход ~СО3 соединяется со входом ~С2, Оба канала таймера независимы и могут работать в режиме программируемого интервального таймера, а канал СТ1 — в режиме программируемого делителя частоты с коэффициентом деления 1…2^12. При включении напряжения питания проводится начальная установка таймера подачей на вход ~R импульса длительностью не менее 500 нс, по которому разряды PC и выходы ДЧ устанавливаются в исходное состояние, а выходы ~IRQ1, ~IRQ2 — в «1». Основные технические характеристики таймера приведены ниже.
'''Основные хагактеристики таГмера К588ВИ1.''' Т=-6О…+85°С<br />
Напряжение питания Ucc, В . . . . 5±10 %<br />
Ток потребления в статическом режиме, мА, не более . . 0,2<br />
Ток утечки но входам, мкА, не более . . 20<br />
Выходным ток низкого уровня при выходном напряжении 0,4 В, мА, не менее . . . 0,8<br />
Выходной ток высокого уровня при выходном напряжении источника питания 0,4 В, мА, не менее . . . 0,4<br />
Время задержки сигнала AN относительно сигналов ~WR, ~RD, нс, не более . . . 250<br />

Версия от 01:42, 28 июля 2020

Статья в МПСиС 1987 № 1

Данный материал защищён авторскими правами!

Использование материала заявлено как добросовестное, исключительно для образовательных некоммерческих целей.

Автор: Кушарев В.Н., Свиридович В.С., Чернуха Б.И., Бобков В.А., Ключников В.П., Нижниковa H.В.

Источник: Микропроцессорные средства и системы. 1987, №1

УДК 621 3 049

В. Н. Кушарев, В. С. Свиридович, Б Н Чернуха, В. А. Бобков, В П. Ключников, Н. В. Нижникова

ТАЙМЕР К588ВИ1

Двухканальчый таймер К588ВИ1 применяется в составе микропроцессорного комплекта совместно с селектором адреса (СА) К588ВТ1 и контроллером прерываний К588ВН1.

В состав таймера входят (рис 1): два 16 разрядных суммирующих счетчика СТ1 и СТ2, каждый из которых образует свой канал; блок управления (БУ), организующий по заданным условиям управление таймером; входной регистр (ВР), осуществляющий электрическое согласование таймера с информационным каналом МПИ D0..D15. входной промежуточный регистр (ВПР) счетчика СТ1, служащий для хранения кода коэффициента деления при работе таймера в режиме программируемого делителя частоты, независимый делитель частоты (ДЧ), выполненный на основе 7-разрядного суммирующего счетчика, выходы которого по

Рис 1. Структурная схема таймера К588ВИ1

сигналу «начальная установка» (~R) устанавливаются в «1», коэффициенты деления 2, 4, 16, 32, 64, 128; 10-разрядный регистр состояния (PC), определяющий режим и условия работы таймера, разряды которого по сигналу ~R устанавливаются в «0» и имеют следующее назначение:

РС0 используется в прикладных программах;

PC1 определяет режим работы СТ1. При РС1=1 канал СТ1 работает в режиме ппограммируемого интервального таймера, а при РС1=0 — в режиме программируемого делителя частоты;

РС2, РС3 определяют условия затуска СТ1 в режиме программируемого интервального таймера. При РС2=0 РС3=1 запуск СТ1 осуществляется под действием сигнала, поступающего на управляющий вход ~СО1. При РС2=РС3=0 запуск СТ1 происходит под действием сигнала, поступающего на тактирующий вход С1. При РС2=1. РСЗ=0 происходит блокировка СТ1;

РС4, РС5 определяют условия запуска СТ2. При РС4=0, РС5=1 запуск СТ2 осуществляется под действием сигнала, поступающего на управляющий вход ~СО2. При РС4=РС5=0 запуск СТ2 происходит под действием сигнала, поступающего на тактирующий вход С2. Состояние РС4=1, РС5=0 соответствует блокировке СТ2;

Рис. 2. Условное графическое обозначение микросхемы К588ВИ1: а — по порядку расположения выводов, б — по функциональному назначению выводов

Назначение выводов таймера К588ВИ1
Вывод Назначение, наименование
1 Тактирующий вход делителя частоты FIN
2,3 Требование прерывания СТ1 и СТ2 ~IRQ1, ~IRQ2
4 Сброс сигнала ~ISR1
5 Сброс сигнала ~ISR2
6…13, 27, 28 Входы (выходы) информационного канала D0…D9
29…34 Входы информационного капала D10…D15
14 Объединение счетчиков (инверсный выход 16 триггера СТ1) ~СО3
15, 16 Управляющие входы СИ и CТ2 ~CO1 и ~СО2
17 Тактирующий вход СТ1 ~С1
18 Тактирующий вход СТ2 ~С2
19 Запись ~RD
20 Чтение ~WR
21 Общий OV
22 Ответ AN
23 Выбор PC ~CS3
24 Выбор СТ1 ~CS2
25 Выбор СТ2 ~CS1
26 Начальная установка ~R
35…41 Выходы делителя FD1…FD7
42 Питание UCc

PC6, PC7 — разряды маски прерывания СТ1, СТ2. При РСб = 0 блокируется выдача сигнала ~IRQ1 СТ1, а при РС7=0 — выдача сигнала ~IRQ2 СТ2;

РС8, РС9 — разряды фиксации прерывания СТ1 и СТ2. При переходе разрядов СТ1, СТ2 из «1» в «О» возникает условие появления сигналов ~IRQ1 и ~IRQ2, по которому в разряды РС8, РС9 записываются «1», независимо от содержания разрядов РС6, РС7. Условное графическое обозначение микросхемы К588ВИ1 приведено на рис. 2, Назначение выводов — в таблице.

Наличие выхода ~СО3 позволяет объединять СТ1 и СТ2, для чего выход ~СО3 соединяется со входом ~С2, Оба канала таймера независимы и могут работать в режиме программируемого интервального таймера, а канал СТ1 — в режиме программируемого делителя частоты с коэффициентом деления 1…2^12. При включении напряжения питания проводится начальная установка таймера подачей на вход ~R импульса длительностью не менее 500 нс, по которому разряды PC и выходы ДЧ устанавливаются в исходное состояние, а выходы ~IRQ1, ~IRQ2 — в «1». Основные технические характеристики таймера приведены ниже.

Основные хагактеристики таГмера К588ВИ1. Т=-6О…+85°С
Напряжение питания Ucc, В . . . . 5±10 %
Ток потребления в статическом режиме, мА, не более . . 0,2
Ток утечки но входам, мкА, не более . . 20
Выходным ток низкого уровня при выходном напряжении 0,4 В, мА, не менее . . . 0,8
Выходной ток высокого уровня при выходном напряжении источника питания 0,4 В, мА, не менее . . . 0,4
Время задержки сигнала AN относительно сигналов ~WR, ~RD, нс, не более . . . 250